倾佳电子SiC碳化硅MOSFET开关行为深度研究与波形解析
倾佳电子(Changer Tech)是一家专注于功率半导体和新能源汽车连接器的分销商。主要服务于中国工业电源、电力电子设备和新能源汽车产业链。倾佳电子聚焦于新能源、交通电动化和数字化转型三大方向,并提供包括IGBT、SiC MOSFET、GaN等功率半导体器件以及新能源汽车连接器。
倾佳电子杨茜致力于推动国产SiC碳化硅模块在电力电子应用中全面取代进口IGBT模块,助力电力电子行业自主可控和产业升级!
倾佳电子杨茜咬住SiC碳化硅MOSFET功率器件三个必然,勇立功率半导体器件变革潮头:
倾佳电子杨茜咬住SiC碳化硅MOSFET模块全面取代IGBT模块和IPM模块的必然趋势!
倾佳电子杨茜咬住SiC碳化硅MOSFET单管全面取代IGBT单管和大于650V的高压硅MOSFET的必然趋势!
倾佳电子杨茜咬住650V SiC碳化硅MOSFET单管全面取代SJ超结MOSFET和高压GaN 器件的必然趋势!
展开剩余96%第一章:绪论:SiC MOSFET开关行为的独特挑战与研究意义
1.1 宽禁带半导体SiC的性能优势与应用前景
碳化硅(SiC)作为第三代宽禁带(WBG)半导体材料的代表,其卓越的物理特性使其在电力电子领域展现出巨大的潜力。与传统的硅(Si)材料相比,SiC具有约3.26 eV的宽禁带宽度(几乎是Si的3倍),这使得将电子从价带移动到导带需要更大的能量,从而赋予了材料在高温下出色的性能表现 。此外,SiC的电击穿场强度是Si的10倍,热导率更是其3倍 。这些内在的物理优势直接转化为器件层面的优越性能:SiC MOSFET能够承受更高的击穿电压,实现更低的导通电阻,支持更高的开关频率,并能在高达200°C的结温下可靠工作 。
这些显著的性能提升使得SiC MOSFET成为下一代高压高频功率变换器的理想选择,广泛应用于电动汽车、充电桩、可再生能源并网、工业电机驱动等关键领域 。通过用SiC MOSFET替代传统的硅基IGBT,系统能够实现显著的效率提升和功率密度增加,例如在某2kVA单相逆变器中,总损耗可降低约41% 。这种效率的提升不仅直接减少了能量浪费,同时也简化了系统的热管理设计,甚至可以减小散热器的尺寸和重量,从而降低整体系统的体积和成本 。
1.2 SiC MOSFET高速开关行为的非理想特性:挑战与机遇
尽管SiC MOSFET具有诸多优势,其极高的开关速度也带来了特有的挑战。在开关瞬态过程中,极高的电流变化率 di/dt 和电压变化率 dV/dt 作用于电路中不可避免的寄生参数(如杂散电感和电容),会引发一系列非理想行为,包括电压过冲、电流尖峰和电压/电流振荡 。这些现象不仅增加了器件的电气应力,可能导致损耗增加甚至器件损坏,而且产生的开关振荡会加剧系统的电磁干扰(EMI),限制其开关频率的进一步提升 。
因此,对SiC MOSFET的开关行为进行深入研究,并掌握如何通过波形分析诊断和解决这些非理想问题,对于充分发挥其性能潜力至关重要 。分析波形本质上是揭示能量在寄生电感和电容之间传递和转换的物理过程。高速开关带来的高 di/dt 和 dV/dt 使得即使是微小的寄生参数也会产生显著的感应电压(VL=L⋅di/dt)和位移电流(IC=C⋅dV/dt),这些感应量在回路中产生谐振,最终表现为波形上的过冲和振铃 。
1.3 报告结构与核心研究问题
本报告旨在提供一份专家级的技术分析,系统地探讨SiC MOSFET的开关行为,并指导如何通过波形分析进行设计优化。报告将从以下几个核心维度展开:首先,深入解析导通与关断瞬态过程中各阶段的物理机制,并阐明双脉冲测试(DPT)作为标准分析工具的应用 。其次,详细剖析寄生电感和寄生电容等非理想参数对波形失真的影响机理 。随后,提供栅极驱动和PCB布局方面的设计实践建议,以调控和优化开关性能 。最后,将SiC MOSFET与其他主流功率器件进行特性对比,并分析温度等环境因素对开关行为的复杂影响 。
第二章:SiC MOSFET开关瞬态过程与波形特征的物理分析
2.1 理论基础:等效电路模型与寄生参数
对SiC MOSFET开关行为的分析始于其等效电路模型。除了核心的MOSFET开关管本身,该模型还必须考虑三个关键的内部寄生电容(栅源电容 CGS、栅漏电容 CGD 和漏源电容 CDS)以及三个外部杂散电感(栅极驱动回路寄生电感 LG、源极引脚寄生电感 LS 和主换流回路杂散电感 Ld)。这些寄生参数在高速开关过程中扮演了决定性的角色。例如,栅极寄生电感 LG 会与MOSFET的输入电容 CISS(=CGS+CGD) 发生谐振,其阻尼特性由栅极电阻 RG 决定 。这种物理上的RLC谐振回路是栅极电压振铃的根本原因。值得注意的是,由于SiC能够实现极高的开关速度,即使是几厘米的导线长度所产生的微小杂散电感和电容,其影响也可能非常显著,远超传统硅器件 。
2.2 导通瞬态(Turn-On)波形解析:一个分阶段的物理旅程
SiC MOSFET的导通瞬态过程可清晰地划分为四个阶段,通过对栅极电压 (VGS)、漏源电压 (VDS)、漏极电流 (ID) 和续流二极管电流 (IF) 波形进行同步分析,可以深入理解每个阶段的物理机制 。
阶段一:导通延迟(td(on)) 在这一阶段,栅极驱动信号开始上升,栅极电流 IG 对 CGS 和 CGD 进行充电。栅源电压 VGS 呈指数级上升,直至达到器件的阈值电压 Vth。在此期间,MOSFET仍处于关断状态,因此漏极电流 ID 和漏源电压 VDS 几乎没有变化 。
阶段二:电流上升与米勒平台 当 VGS 超过 Vth 后,MOSFET进入导通状态,漏极电流 ID 开始上升。同时,流过续流二极管的电流 IF 开始下降 。由于跨越栅漏电容
CGD 的电压 VGD (即 VGS−VDS) 发生变化,栅极驱动电流的一部分将用于对 CGD 充电。这导致 VGS 的上升速率显著减缓,形成著名的“米勒平台” 。在这一阶段,漏极电流 ID 持续上升,而 VDS 则因负载电感上的压降而开始缓慢下降 。米勒平台的持续时间和斜率是衡量开关速度和损耗的关键指标。
阶段三:电压下降与关断二极管的反向恢复 当漏极电流 ID 上升至负载电流 IDD 的水平时,二极管电流 IF 降至零 。此时,漏源电压
VDS 开始快速下降,直至达到其导通状态电压 VDS(on)。与IGBT不同,SiC MOSFET不产生拖尾电流 。此外,如果系统中使用了SiC肖特基二极管(SBD)作为续流二极管,其接近零的反向恢复时间( trr)意味着反向恢复电流极小,从而显著减少了开通损耗和EMI 。
阶段四:电流振铃 在电压下降阶段之后,由于主换流回路的杂散电感与器件的寄生电容之间存在谐振,漏极电流 ID 和漏源电压 VDS 可能会出现振荡。这种振荡是能量在寄生电感和电容之间来回传递的物理体现,并最终被电路中的杂散电阻所耗散 。
2.3 关断瞬态(Turn-Off)波形解析:从导通到截止的逆向过程
SiC MOSFET的关断过程本质上是导通过程的逆向。在栅极驱动信号开始下降后, VGS 将下降到米勒平台电压,此后,栅极驱动电流反向,对 CGD 放电,使得 VDS 开始上升,而 ID 则保持不变 。当 VDS 上升至母线电压后,MOSFET进入关断状态, ID 快速下降至零 。
SiC MOSFET与Si IGBT在关断过程中的波形差异是其核心优势所在。Si IGBT由于其内部的少数载流子传导机制,在关断时会产生所谓的“拖尾电流”,即在栅极信号关断后,电流仍需相当长的时间才能完全降至零 。这导致了IGBT在关断期间产生巨大的能量损耗 。相比之下,SiC MOSFET是单极性器件,没有少数载流子效应,因此关断时不存在拖尾电流,其漏极电流 ID 能够迅速下降,从而极大地降低了关断损耗 。在某项实验中,SiC MOSFET的关断损耗比IGBT降低了约78% 。
2.4 双脉冲测试(DPT)在波形分析中的应用
双脉冲测试(DPT)是评估和表征SiC MOSFET动态性能(包括开关损耗、开关速度和过冲)的行业标准方法 。该测试通过施加两个脉冲信号,精确控制器件的导通和关断,并利用示波器同步测量其电压和电流波形。通过分析这些波形,工程师可以提取和计算出所有的动态性能指标 。
DPT不仅用于量化损耗,更是诊断设计问题的关键工具。例如,在实际测量中,测试平台和探针的寄生参数会显著增加测量到的电感值。为了获得准确的器件杂散电感,必须进行补偿测量,即移除器件后仅测量基板的电感,然后从原始测量值中减去这一补偿值 。这突显了在高速开关测试中,对寄生效应的深刻理解是进行准确测量和分析的前提。
第三章:非理想效应:寄生参数、过冲与振铃的深层机理
3.1 换流回路杂散电感(Ld)的影响:电压过冲与振荡
主换流回路的杂散电感(Ld)是导致开关波形畸变的主要根源。在开通或关断瞬态过程中,漏极电流 ID 会以极高的 di/dt 速率变化。当电流流经 Ld 时,会产生一个感应电压 VLd=−Ld⋅di/dt。这个感应电压会叠加在漏源电压 VDS 上,导致 VDS 在关断时出现超过母线电压的过冲,并在导通时出现暂态振荡 。由于SiC器件能够实现更快的开关速度,其 di/dt 远高于Si器件,因此其电压过冲也通常高得多 。这种过冲会增加器件的电气应力,如果超过额定击穿电压,可能导致器件损坏 。
过冲和振荡本质上是杂散电感 Ld 与器件的寄生输出电容 COSS 之间形成RLC谐振回路的结果 。这种能量在电感和电容之间来回传递的谐振,不仅增加了开关损耗,也产生了严重的高频电磁干扰(EMI),这会限制系统的最高开关频率,并可能导致EMI测试不合格 。因此,最大限度地减小换流回路面积,从而降低杂散电感,是优化SiC功率变换器设计的首要任务 。
3.2 栅极驱动回路寄生电感(LG)的影响:栅源振铃与误导通
栅极驱动回路中的寄生电感 LG 同样会对开关波形产生负面影响。它与MOSFET的输入电容 CISS 构成一个谐振回路,导致栅源电压 VGS 在开关瞬间出现振铃 。在半桥拓扑中,这种振铃尤为危险。当对侧开关(例如上管)快速关断时,其高 dV/dt 会通过米勒电容 CGD 在下管的栅极驱动回路中感应出一个电流。该电流在栅极寄生电感 LG 上产生感应电压,可能导致下管的 VGS 被拉高,甚至超过阈值电压 Vth,从而引起器件的“部分导通”或“误导通”现象 。如果上下管同时部分导通,可能导致灾难性的“直通”(Shoot-through)故障,造成器件永久性损坏 。
为了解决这个问题,栅极驱动回路必须进行优化。一个重要的考虑因素是负栅极偏压 。与0V关断相比,提供负栅极偏压(如-3V)可以为
VGS 尖峰提供更大的裕度,从而有效防止误导通 。此外,米勒钳位等有源栅极驱动技术也能在 VGS 下降到特定阈值以下时,快速将栅极电压拉低,从而有效抑制栅极振铃和部分导通电流 。
3.3 源极杂散电感(LS)的共模影响:减缓开关速度与增加损耗
源极杂散电感 LS 是一个独特的寄生参数,因为它对栅极驱动回路和主功率回路都产生了影响 。在MOSFET的导通过程中,主回路电流
ID 流经 LS 时,会产生一个感应电压 VLS=LS⋅di/dt。这个电压与栅极驱动信号的电压极性相反,因此会降低实际作用于栅源极的有效电压 VGS,eff=Vdrive−VLS 。这种负反馈效应会减缓栅极电压的上升速率,从而降低开关速度并增加导通损耗 。
为了消除 LS 的这种负面影响,业界普遍采用“开尔文源”(Kelvin Source)连接方式 。这种封装技术为栅极驱动信号提供一个独立的返回路径,使其与主功率电流的返回路径分离。通过将栅极驱动器连接到独立的开尔文源引脚,可以确保实际作用于栅源极的电压不受主回路电流 di/dt 的影响,从而最大限度地发挥SiC器件的高速开关能力 。
寄生参数主要影响的波形物理机制典型危害主换流回路杂散电感 Ld漏源电压 VDS 过冲与振荡高 di/dt 在 Ld 上产生感应电压与寄生电容 COSS 谐振过高电气应力、器件损坏、严重EMI栅极驱动回路寄生电感 LG栅源电压 VGS 振铃LG 与 CISS 谐振,对管 dV/dt 引起串扰误导通、直通故障、降低可靠性源极杂散电感 LS栅源电压 VGS 有效值降低,开关速度减缓主回路 ID 的 di/dt 在 LS 上产生负反馈电压增加开关损耗、降低系统效率
第四章:调控与优化:栅极驱动和PCB布局的设计实践
4.1 栅极驱动的艺术:从DC偏置到动态调控
栅极驱动器是控制SiC MOSFET开关性能的“核心”。其设计直接决定了 di/dt 和 dV/dt 的速率,进而影响开关损耗、过冲、振铃和EMI。
栅极电阻(RG)的选择:RG 是最直接的开关速度调节手段。减小 RG 可以加快栅极电容的充放电,从而加快开关速度并降低开关损耗 。然而,这也会导致更高的 di/dt 和 dV/dt,加剧过冲和振铃 。因此, RG 的选择是一个典型的设计权衡问题。为了独立优化导通和关断过程,通常会使用独立的导通电阻 RG(on) 和关断电阻 RG(off)。
负栅极偏压与米勒钳位:为了确保在关断时器件的可靠性,通常建议使用负栅极偏压(如-4V到0V) 。这为由米勒效应引起的
VGS 尖峰提供了足够的裕度,有效避免了误导通 。对于一些成本或空间受限的应用,0V关断是可行的,但需要采取其他补偿措施,例如使用更小的 RG(off) 和米勒钳位 。米勒钳位是一种有源技术,它能在 VGS 下降至特定阈值后,快速地将栅极电压拉至0V或负值,从而有效地抑制栅极振铃并防止部分导通 。
4.2 终极方案:PCB布局的黄金法则
“最好的解决方案是布局”。即使使用最先进的器件和驱动器,糟糕的PCB布局也会抵消所有性能优势 。为了最大限度地减小寄生效应,必须遵循以下黄金法则:
高频回路的最小化设计:这是减少杂散电感的根本。高频(高 di/dt)回路包括从直流母线电容到MOSFET、再到负载的电流路径 。通过将高频去耦电容紧密放置在器件附近,并利用多层PCB设计,可以显著减小回路面积。例如,可以使用内层作为电流的返回路径,从而形成一个非常小的垂直高频回路,其电感远低于传统的水平回路 。
Kelvin源连接:在第三章中已论述,源极杂散电感 LS 是导致开关速度下降和损耗增加的主要原因之一 。采用带有独立开尔文源引脚的SiC MOSFET,将栅极驱动信号的返回路径与功率回路中的源极电流路径分离,可以从根本上消除 LS 对 VGS 的影响,确保栅极驱动信号的完整性 。
关键元器件的紧凑与对称布局:将栅极驱动器IC、栅极电阻和旁路电容等关键元器件放置在尽可能靠近器件引脚的位置 。对于多器件并联应用,确保走线长度和电感对称,以实现良好的均流特性和热管理 。
设计问题布局实践解决的波形问题预期效果高 VDS 过冲与振荡最小化高频回路面积,紧密放置去耦电容,采用多层PCB垂直回路设计
降低 VDS 过冲,抑制振铃提高器件可靠性,减少EMI,提升效率高 VGS 振铃与误导通采用Kelvin源连接,最小化栅极回路面积,紧密放置栅极驱动元件
降低 VGS 振铃,消除由 LS 引起的负反馈增强系统可靠性,确保栅极信号完整性开关速度减缓,损耗增加采用Kelvin源连接,使用低ESL/ESR电容
消除由 LS 引起的 VGS 有效值降低提升开关速度,降低开关损耗
第五章:环境与特性:温度及与其他器件的比较
5.1 温度对SiC MOSFET静态与动态特性的影响
结温对SiC MOSFET的性能具有复杂且显著的影响。 首先,在静态特性方面,器件的导通电阻 (RDS(on)) 会随结温的升高而升高,但其上升率远低于Si MOSFET 。例如,在25°C至100°C范围内,SiC MOSFET的 RDS(on) 变化系数约为1.13,而典型的Si MOSFET则为1.67 。这使得SiC器件在高温下仍能保持较低的导通损耗,简化了热管理设计 。然而, RDS(on) 与温度的关系也受到栅极电压的影响。在较低的栅极电压下,它甚至可能呈现负温度系数特性 。
其次,在动态特性方面,阈值电压 (Vth) 会随温度的升高而降低 。这导致开通过程提前,使得开通损耗 ( Eon) 随着结温的升高而增加 。相反,由于 Vth 的降低使得关断过程延后,关断损耗 (Eoff) 则会随着结温的升高而降低 。因此,结温对总开关损耗的影响是一个复杂的权衡,取决于具体的工况条件 。此外,长期的电热应力可能导致栅极氧化层退化,引起 Vth 漂移,进而影响器件的均流特性和长期可靠性 。
5.2 SiC MOSFET与传统器件的开关性能比较
SiC MOSFET的出现正在改变功率器件的格局,其在开关特性上对传统硅器件具有显著优势。
SiC MOSFET vs. Si IGBT:告别拖尾电流 SiC MOSFET与Si IGBT最大的区别在于其关断行为。IGBT是一种少数载流子器件,其固有的“拖尾电流”问题导致在关断时需要较长的时间才能使电流降至零,在此期间会产生巨大的损耗 。而SiC MOSFET是单极性器件,没有少数载流子存储,因此其关断时电流能够迅速下降,不存在拖尾电流,其关断损耗极小 。这使得SiC MOSFET在总开关损耗上对IGBT具有压倒性优势,从而实现更高的开关频率和更紧凑的系统设计 。
SiC MOSFET vs. Si MOSFET:高温下的导通与二极管恢复优势 与Si MOSFET相比,SiC MOSFET的优势主要体现在高压应用和高温特性上。SiC MOSFET在高温下的导通电阻上升率更低 ,这使其在高压大功率应用中具有显著的效率优势 。此外,SiC MOSFET的体二极管(或内置SBD)具有优异的反向恢复特性 。SiC肖特基二极管是一种单极器件,其反向恢复时间几乎为零,远优于传统的Si快恢复二极管(FRD)。这意味着在开通时,SiC MOSFET的体二极管(或SBD)几乎不会产生反向恢复电流,从而显著降低了开通损耗和由二极管反向恢复引起的EMI 。
特性SiC MOSFETSi IGBTSi MOSFET开关速度极快(高 di/dt 和 dV/dt)较慢(受拖尾电流限制)较快(低于SiC)关断拖尾电流无有,产生显著损耗无(单极性器件)导通电阻温度系数正,但上升率低(变化系数约1.13)具有正温度系数(饱和压降)正,且上升率高(变化系数约1.67)体二极管恢复特性零反向恢复时间(若有SBD)显著的反向恢复电流和时间存在反向恢复电流和时间短路耐受能力较弱
较强
较强
第六章:结论与展望
深圳市倾佳电子有限公司(简称“倾佳电子”)是聚焦新能源与电力电子变革的核心推动者:
倾佳电子成立于2018年,总部位于深圳福田区,定位于功率半导体与新能源汽车连接器的专业分销商,业务聚焦三大方向:
新能源:覆盖光伏、储能、充电基础设施;
交通电动化:服务新能源汽车三电系统(电控、电池、电机)及高压平台升级;
数字化转型:支持AI算力电源、数据中心等新型电力电子应用。
公司以“推动国产SiC替代进口、加速能源低碳转型”为使命,响应国家“双碳”政策(碳达峰、碳中和),致力于降低电力电子系统能耗。
需求SiC碳化硅MOSFET单管及功率模块,配套驱动板及驱动IC,请搜索倾佳电子杨茜
SiC MOSFET的开关行为是其卓越性能的核心,也是其应用中需要重点关注的挑战。本报告的分析表明,对开关波形进行深度解析是理解器件性能、诊断设计问题并最终实现系统优化的关键。高速开关带来的非理想效应,如电压过冲和振铃,是能量在寄生电感和电容之间传递的必然结果。通过双脉冲测试等表征方法,工程师可以准确地识别这些问题。
从设计实践层面看,对SiC MOSFET的优化是一个系统工程,涉及栅极驱动器选择、PCB布局设计和热管理策略等多个方面。特别需要强调的是,通过最小化高频回路的杂散电感并采用开尔文源连接,可以从根本上抑制过冲和振铃,从而最大限度地发挥SiC器件的潜能。虽然SiC在短路能力等某些方面仍弱于IGBT ,但在高频高压应用中,其无拖尾电流和优异的体二极管特性所带来的低损耗优势使其成为不可替代的选项。展望未来,随着集成化栅极驱动器和低寄生封装技术的不断发展,SiC MOSFET的应用将变得更加简便和可靠,进一步推动电力电子技术的革新。
发布于:广东省中国股票杠杆,盈途金宝配资,股民配资平台提示:文章来自网络,不代表本站观点。